首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法.该高速数据通道结构基于乒乓操作的原理,利用Quartus Ⅱ软件提供的软核双时钟FIFO实现数据的流水式处理.将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap Ⅱ实时获取测试管脚数据,验证设计的正确性.在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合.  相似文献   

2.
利用DSP配合FPGA为硬件架构,设计实现了低成本、便携式的数字信号处理实验教学平台。该平台以数字信号处理器TMS320VC5509A为数据处理核心,通过FPGA对USB、ADC和DAC等外围设备进行控制,使实验系统能够与PC机进行通信,并完成模拟信号和数字信号间的转换功能。此外,该平台还可实现频谱分析、数字滤波器设计等经典数字信号处理算法。硬件调试结果表明,该平台可以产生信号处理所需的基本信号,并实现数字信号处理基本实验,利用该平台完成数字信号处理实验,可大大增强实验课程的直观性。  相似文献   

3.
现代飞行控制系统内对各设备之间数据传输速率、管理效率及可靠性的要求越来越高,针对目前常用1553B总线接口逻辑复杂,传输速率有限等问题,提出一种基于新型高速1553B总线控制器LHB155304和DSP的双冗余1553B总线接口设计方案,接口采用LHB155304作为协议引擎,传输速率达到了4 Mbit/s,同时采用TMS320C6713作为主处理器,只有少量的黏合逻辑,无须FPGA即可完成无缝衔接,简化了接口逻辑。介绍了1553B的通信原理,详细阐述了DSP与LHB155304的硬件接口电路设计和1553B总线RT模式的软件实现过程,采用软硬件结合的方法实现了可靠的实时数据传输。对设计的1553B总线接口进行了测试验证,测试表明该接口传输速率快,实时性好,可靠性高。  相似文献   

4.
阐述了基于乒乓操作技术的原理及特点,分析了在EDA平台上用单片FPGA器件与DSP构建计费系统的设计思路、系统的组成及实现过程.采用乒乓操作技术,使得该系统的FPGA器件与DSP在面积和速度上达到最佳优化,添加的输入和输出接口的设计增强该算法应用的灵活性.  相似文献   

5.
FPGA提供了大量的可编程DSP处理器的灵活性,且具有较高的实时性能。开发一种基于FPGA的多通道双频数字接收机的软件雷达,探讨数字下变频(DDC)技术,并介绍一款基于FPGA的并行处理架构。该FPGA采用基于块的设计,由ADC接口模块、DDC模块以及DSP接口模块组成。整个多通道DDC处理过程由Virtex 6 FPGA完成,并且已应用于雷达系统。实验验证了该数字接收机的可行性。  相似文献   

6.
研制了模拟光伏并网实验装置,并设置了相关实验。装置硬件由逆变器、隔离变压器等功率变换部分和DSP、采样调理电路、驱动等控制部分组成。介绍了系统及各部分的硬件设计,给出了软件部分关键点的设计方法。在该平台基础上,遵循学生的认知规律,灵活开设了20余项实验内容,使学生能够循序渐进地进行锻炼。  相似文献   

7.
介绍了以DSP为核心具有以太网接口的系统的硬件电路组成和软件设计方法。对系统硬件设计进行了介绍,详细地介绍了网络控制器RTL8019AS的工作原理及DSP硬件电路设计。在DSP中实现了简化的TCP/IP协议栈,通过软件编程实现数据包的接收与发送。该系统可以将数据按照网络协议处理,实现数据的以太网传输。  相似文献   

8.
DSP Builder在数字信号处理中的应用   总被引:2,自引:0,他引:2  
目前数字信号处理(DSP)技术发展迅猛,在电子、通信、航天等领域DSP技术都有着十分广泛的应用.以往设计人员在进行DSP系统设计时通常采用DSP处理器或在FPGA上通过硬件描述语言(VHDL)实现,设计难度大,开发周期长.本文介绍的DSP Builder是Altera公司推出的一个DSP开发工具,允许设计者在Matlab中完成算法设计,在Simulink软件中完成系统集成,然后通过SignalCompiler模块生成Quartus II软件中可以使用的硬件描述语言文件,通过综合仿真后下载到FPGA芯片内,从而完成系统设计.与以往基于硬件语言的设计相比,这种设计流程更快、更容易.  相似文献   

9.
徐晶晶  陈帅 《考试周刊》2013,(72):116-117
为了解决多级FPGA在线自动升级与加载的技术难题,本文提出了利用其中一片FPGA实现自动更新的方案,设计了存储系统的逻辑方案,主要功能有:PCI-E接口的桥、多级FPGA在线系统升级、NANDFLASH的读写等操作控制、DDR2的读写等操作控制及校验与智能磨损平衡技术算法等,降低了硬件成本。  相似文献   

10.
为了实现对高清视频图像的实时处理,提出了一种以HDMI高清图像为目标基于FPGA实现高清视频流的图像处理系统的设计。系统设计过程包括配置processing_system处理器、视频输入HDMI接口输出VGA接口的IP核设计、图像处理IP核的设计和应用程序设计4部分。以processing_system处理器为处理核心,通过片内添加外设接口和设计HDMI接口输入和VGA接口输出的IP核在ZYBO开发板上搭建嵌入式硬件平台,在硬件平台中设计图像处理的硬件IP核。实验结果显示,在系统工作频率为650 MHz时,能以58帧/s的处理速度处理图像,并通过VGA接口将处理后的图像输出到显示器。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号