共查询到3条相似文献,搜索用时 0 毫秒
1.
2.
3.
本文提出了一种基于FPGA的多路AES/E- BU数字音频采集监控系统的设计方案,该方案没有使用PLL(Phase Locked Loop锁相环)接收AES/EBU数字流,而是使用FPGA芯片接收AES/EBU信号。本文对其中的FPGA直接解码AES/EBU数据流、FPGA作为UART驱动数据输出两个关键技术进行了阐述。实验结果表明,在一块ALTERA cyclone 2c8 FPGA芯片设计并实现的32路AES数字音频采集系统不仅运行稳定,而且显著降低了系统成本。 相似文献