共查询到19条相似文献,搜索用时 9 毫秒
1.
2.
3.
空时栅格码是当前移动通信研究热点空时码的一个分支,它以其良好的频带利用率及在无线衰落信道中优越的传输性能而倍受关注。文章对空时栅格码在多发多收(MIMO)天线设计中的信道编、译码方法,传输性能,衰落信道下的设计准则都作了简要的研究和介绍。 相似文献
4.
空时分组码能够提供分集增益,但是不能提供编码增益,为了提高空时分组码的可靠性能,本文提出一种高速卷积空时分组码的设计方法.该方法将高速空时分组码和删余卷积码进行级联,既保证了传输速率又提供了编码增益. 相似文献
5.
介绍了3位软判决Viterbi译码器和序列译码器的FPGA实现,其中选用了同样的码率1/2和约束长度7,在FPGA实现的基础上,对Viterbi译码器和序列译码器的译码性能进行了测试和比较。结果表明,虽然序列译码器出现很小的译码增益损失,但其译码速度与Viterbi译码器不相上下,所消耗的硬件资源大大低于Viterbi译码器,当然这是以增加译码延时为代价的。 相似文献
6.
文章对空时分组编码与基于判决反馈的MIMO-OFDM系统的信道估计算法进行了研究,将两者的结合进合,并通过仿真实验比较了系统性能的改善.加入空时分组编码的系统性能明显优于普通的信道估计. 相似文献
7.
由于分层空时码具有良好的频谱利用率和码速率,因此WIFI无线局域网系统中采用分层空时码.排序串行干扰信号检测算法具有良好的检测性能,但其译码复杂度很高.并行干扰消除算法虽然译码简单但其检测性能比较差.本文在并行干扰消除算法的基础上,提出了一种具有低复杂度且检测性能优良的算法.在WIFI无线信道A、B、F模型条件下仿真,结果表明,该算法具有良好的检测性能且复杂度最低. 相似文献
8.
近年来的空时编码成为了其中的一个重要技术,而空时分组编码以其译码简单的独特优势引起了人们的广泛重视。本文结合可获得满分集全速率的四天线空时分组编码方案和干扰抵消的并行传输方案,对共道信号采取分步解码的方式进行译码,不但提高了误码性能,而且使数据的传输速率大大提高。 相似文献
9.
10.
针对结合空时分组码(STBC)及分层空时码(V-BLAST)的混合空时编码结构,提出了一种新型的发送编码方案.该方案首先对发送天线以接收端反馈信息为基础进行分组,选取信道情况较差的天线进行分组编码,其余的作为分层码发射信号的天线。介绍了分层空时编码(V-BLAST)、分组空时编码(STBC)和混合空时编码,以及通过天线选择在混合空时编码中的应用。 相似文献
11.
FPGA的UART设计和实现 总被引:1,自引:0,他引:1
在工程中需要进行FPGA与上位机的通信,根据现场情况选择了UART的RS-232C接口标准规范和总线标准规范进行驱动设计.驱动主要是针对近距离串口通信设计,采用了异步通信协议,同时利用FCS校验来保证通信数据的完整性和准确性.程序采用VHDL硬件语言进行编写.通过长时间测试,运行稳定可靠,并且能够提供一定的抗干扰能力.驱动的实现为FPGA与上位机的通信提供了一种可靠的方式,具有较强的实用意义. 相似文献
12.
13.
14.
15.
提出了一种基于周期互补训练序列集(PCS)的适合于采用了空时分组编码(STBC)的多输入多输出正交频分复用(MIMO-OFDM)系统的信道估计方法,并给出了可以节省硬件资源的训练序列频域接收方案。该方法在时域插入训练序列,在频域里对信道进行估计。由于充分利用了发射分集和周期互补序列的良好特性,从而使系统获得了(最小平方)LS准则下的最优信道估计性能,而且不涉及复杂的矩阵求逆问题,计算复杂度低。计算机仿真结果证明了该方法的有效性。 相似文献
16.
本文介绍了DDS的原理以及Altera公司的FPGA器件FLEX10K系列的主要特点,给出了用EPF10K40实现直接数字频率合成器的工作原理、设计思路、电路结构和仿真结果以及功能改进。 相似文献
17.
机载多通道相控阵雷达的空时自适应处理的核心问题在于总干扰的协方差估计。由于实际数据不可避免地存在非均匀性,常规的空时自适应处理算法中协方差估计的误差将导致算法性能的衰减。本文通过将接收数据投影至与杂波和干扰源正交的子空间上有效地抑制杂波和干扰源,避免了协方差估计误差导致的性能衰减问题。最后通过仿真验证了算法的有效性。 相似文献
18.
基于1553B协议的总线控制器和远程终端的FPGA实现 总被引:1,自引:0,他引:1
研究了基于MIL-STD-1553B协议的总线控制器和远程终端的FPGA设计及其实现. 在一片FPGA上实现了总线控制器和远程终端2部分功能,给出了设计原理和不同配置模式下的响应流程. 结果表明,基于FPGA 实现1553B协议总线控制器和远程终端功能的方法可行. 相似文献
19.
根据传统圆网印花机的结构以及存在的问题,提出了基于ARM和FPGA的嵌入式圆网印花机控制器的设计方案。并开发了试验样机系统,充分利用了ARM微处理器高速运算能力和FPGA的快速配置能力,大大的减少了系统的外围接口器件,有效地降低了成本、提高了可靠性。 相似文献