首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
祝凤莲 《科技广场》2012,(7):126-128
本文对时钟芯片DS1302的读时序进行了详细分析,设计了基于DS1302的数字钟,包括硬件电路的设计和软件程序的设计,并在Proteus软件中进行了仿真实验。结果表明,该数字钟具有工作可靠、结构简单等优点。  相似文献   

2.
基于FPGA的数字秒表的VHDL设计   总被引:2,自引:0,他引:2  
文章介绍了用于体育比赛的数字秒表的VHDL设计,并基于FPGA在MAXPLUS2软件下,采用ALTRA公司FLEX10K系列的EPF10K10LC84-4芯片进行了计算机仿真.  相似文献   

3.
《科技风》2016,(6)
数字钟实际上是一个对标准频率(1Hz)进行计数的计数电路。该数字钟具有对时、分、秒进行显示的功能,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,同时节省了电能,因此得到了广泛的使用。  相似文献   

4.
数字钟是一种用数字电路技术实现计时的电子装置,在日常生活使用极为广泛.多功能的数字钟具有计时、定时报警、按时打铃、时间程序自动控制、定时广播等功能.与传统的机械钟相比,它具有走时精准、显示直观、噪音低、自动调节等优点.数字钟的设计需用到模拟电子与数字电子技术,但主要部分是数字电路部分,且可使用集成芯版完成大部分设计.Multisim作为一种高效的设计与仿真平台,其强大的虚拟仪器库和软件仿真功能,为电路设计提供了先进的设计理念和方法,可弥补常规实验室因硬件不足的缺点.  相似文献   

5.
完成了基于FPGA和CPCI总线的数字复分接系统的硬件和软件设计。硬件电路采用PLX公司PCI9054、XILINX公司的FPGA及ISSI公司的SRAM为主芯片与接口芯片设计而成。软件由VC++6.0和ISE9.1i分别完成PCI数据传输和FPGA中复分接HDL设计。系统完成16路信号的复分接和曼彻斯特编解码,并通过了硬件电路的验证,实验表明设计满足应用要求。  相似文献   

6.
文其林  王季红 《今日科苑》2009,(12):167-168
讨论基于以FPGA作为主控芯片、EZ-USB接口的高速数据采集系统的设计与实现。该系统采用Xilinx公司的XC2S200作为控制芯片,Cypress公司的CY8C68013芯片作为USB通信芯片,符合USB2.0协议,是一种新型的数据采集卡。  相似文献   

7.
根据CMAC神经网络的工作原理和内部结构特点,提出了基于FPGA软件硬化技术设计CMAC硬件控制芯片的技术路线,详细讨论了基于FPGA芯片将CMAC神经网络软件硬化的方法,给出了仿真运行波形。构建出用于数控机床直线电动机驱动伺服系统的CMAC复合控制策略。以美国Kollmorgen公司的IC22-050A2P1型直线电动机作为试验对象,对硬化实现的CMAC控制器进行了实际应用,以验证方案的正确性。  相似文献   

8.
本文主要介绍了是一种基于FPGA芯片设计FSK解调器的基本原理,全文利用语言对原理进行了深入的描述,该解调器以Altera公司的大规模集成电路CycloneⅡ芯片为核心,利用VHDL语言进行描述,给出了一些问题的解决办法.  相似文献   

9.
文章介绍了一种基于Altera公司的Cyclone系列现场可编程门阵列FPGA的乡村小路交通灯的设计。根据该十字路口的特殊情况,分析其所有的状态及转换,并用硬件描述语言VHDL对其状态机、计数器和译码器进行设计,运用软件MAX+PLUSII仿真后下载到EPIC3T44中,在所设计的电路中实现。  相似文献   

10.
基于CPLD的数字钟设计   总被引:1,自引:0,他引:1  
采用CPLD器件,应用EDA软件HAX plusⅡ设计了数字钟系统,阐述了自顶向下和层次化设计方法及电路微型化的可行性。  相似文献   

11.
胡荣  杜威 《科技广场》2012,(9):115-117
本文采用Altera公司的CycloneII系列FPGA作为主控芯片,ADI公司的模数转换芯片AD9226及其他外围电路,设计了一个基于FPGA芯片的高速数据采集系统,实现对正弦信号的采集、存储、显示。  相似文献   

12.
介绍了一种基于OV7670图像传感器的图像采集与显示设计。设计以Altera公司CycloneIV E系列的FPGA作为主控芯片,将OV7670采集的图像信号,经SDRAM(动态随机存储器)数据缓存,通过VGA控制将图像传输至VGA显示器。该系统设计能够很好地满足实时图像的输出需求。  相似文献   

13.
基于嵌入式设备FPGA,对无损压缩算法Deflate算法进行加速。采用哈希表方法,把Deflate核心算法用在FPGA上,实现了软硬件协同设计。独创性地设计并实现了窗口大小为32K的Deflate算法。主要介绍该设计的哈希表模块部分。  相似文献   

14.
结合广泛使用的TLC549串行A/D转换器,采用FPGA器件EPIC6Q240C8,对A/D转换芯片TLC549进行采样控制.整个设计在Quartus Ⅱ平台下进行软件编程和下载.采用VerilogHDL语言描述,实现正确的TLC549转换的工作时序控制过程.该设计可用于信号采集和实时监控方面,仿真结果和实际运行显示该模块工作性能稳定、可靠性高,使用方便.  相似文献   

15.
针对陀螺马达断电过程产生的反电动势测试问题,设计了陀螺马达启停寿命评估系统,在反电动势的数据采集过程中,以FPGA为控制核心的数据采集卡和上位机之间会进行大量数据的实时传输工作,同时为扩展数据采集卡的高速适用场景及便携性,提出了以超高速数据传输方式USB 3.0为基础的接口设计。采用了由FTDI公司生产的FT601Q桥接芯片,并完成相应硬件电路设计。通过对FPGA内部逻辑设计实现了FIFO与USB 3.0桥接,可通过上位机控制实现数据采集卡与PC机进行数据交换。最终测试数据表明,该接口电路设计简单、数据传输稳定,读写平均速度分别达到347 MB/S和382 MB/S。  相似文献   

16.
本文基于最小均方误差(least mean square,LMS)算法自适应滤波器的基本原理,介绍了一种在Xilinx公司System Generator开发环境中采用MATLAB语言建立算法模型并在FPGA实现的设计方法。整个设计在Xilinx Virtex-5sx50tf1 136型芯片下验证。相比使用传统硬件描述语言的设计方法,MATLAB语言具有编写灵活简单易调试、设计效率高等优点。该方法不但可以很好的完成设计指标,还有效地提高了FPGA系统级设计的效率,同时降低了设计人员对硬件底层结构知识的要求。  相似文献   

17.
MATLAB对QuartusⅡ复杂仿真功能的增强与应用   总被引:1,自引:0,他引:1  
冯数海  宋宇 《内江科技》2007,28(5):90-91
本文介绍了在EDA设计中MATLAB软件对仿真功能增强的方法,通过FPGA实现的自适应滤波器来说明它与QuartusⅡ软件联合完成在FPGA设计中复杂仿真的全过程.本论文应用中使用MATLAB 6.5,完成设计仿真的软件是ALTERA公司的QuartusⅡ5.0,FPGA设计选用的芯片FLEX10K系列的EPF10K70RC240-4.由于MATLAB其功能比较强大,将越来越多地应用在实际工程中解决问题.  相似文献   

18.
在现在的数字系统设计中,FPGA发挥着越来越重要的作用。首先分析了FPGA的内部结构特点,对FPGA设计技术进行了详细阐述,针对现代数字系统的特点,研究了FPGA的设计流程。其次,简要介绍了SOPC技术,SOPC是Altera公司提出的一种灵活、高效的片上系统设计方案。它将处理器、存储器、I/O口等系统设计需要的组件集成到一个PLD器件上,构建成一个可编程的片上系统。接下来,介绍了VGA的相关知识.VGA(视频图形阵列)作为一种标准的显示接口得到广泛的应用。笔者依据VGA显示的原理,抛弃VGA显示专用芯片,采用FPGA(现场可编程门阵列)设计VGA接口可以将要显示的数据直接送到显示器。最后,在Altera公司的开发软件QuartusⅡ中,利用VHDL语言,实现模块的设计,达到图像动态显示的目的。  相似文献   

19.
“数字钟的设计”是高职院校乃至本科院校《数字电子技术》课程设计中的一个重要设计项目,设计方法有许多种,但作为课程设计通常采用中规模集成电路设计组成数字钟,其中带显示的计数器设计是一个重要模块.集成计数器芯片常见的多为十进制计数器和四位二进制计数器,每一种集成计数器的功能和使用方法都不尽相同,本文对比分析了几种不同的中规模集成计数器芯片设计N进制计数器的方案,从而扎实掌握计数器的应用,切实符合数字系统设计要求.  相似文献   

20.
基于FPGA的电子密码锁设计   总被引:3,自引:0,他引:3  
介绍一种基于现场可编程门阵列(FPGA)的电子密码锁设计方法,硬件采用Altera公司ACEX系列FPGA芯片EP1K30TC144-3,使用Verilog_HDL硬件语言描述算法,实现了可编程的片上系统(SOPC)。该密码锁可随时更新密码和升级算法,具有较好的可靠性和性价比,特别适用于宾馆、办公大楼、仓库等人员经常变动的场所。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号