首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
EDA技术正成为电子系统设计的主流。本文基于可编程逻辑器件FPGA,利用硬件描述语言VHDL设计实现了一个简易中央处理器,为今后的进一步开发打下了基础。  相似文献   

2.
文章介绍了一种基于Altera公司的Cyclone系列现场可编程门阵列FPGA的乡村小路交通灯的设计。根据该十字路口的特殊情况,分析其所有的状态及转换,并用硬件描述语言VHDL对其状态机、计数器和译码器进行设计,运用软件MAX+PLUSII仿真后下载到EPIC3T44中,在所设计的电路中实现。  相似文献   

3.
系统以FPGA为核心,辅以必要的模拟电路,构成了多波形发生器。采用QuartusⅡ平台,VHDL语言实现编程。它可以输出频率可调的正弦波、三角波、方波和两获三种波形的线性组合。该波形电路简单,有较高的实用性和可靠性。  相似文献   

4.
基于FPGA的数字秒表的VHDL设计   总被引:2,自引:0,他引:2  
文章介绍了用于体育比赛的数字秒表的VHDL设计,并基于FPGA在MAXPLUS2软件下,采用ALTRA公司FLEX10K系列的EPF10K10LC84-4芯片进行了计算机仿真.  相似文献   

5.
本文根据水声信道的衰减吸收特点,采用FSK信号进行编码传输,在水池进行试验,利用现代谱估计中的AR算法进行信号处理,进行解调译码.试验证明,该方法可以完成基本水声通信,具有应用前景.  相似文献   

6.
为了提高电子设计工作的效率,缩短开发周期,提出了一种基于FPGA的交通控制器设计方法。该设计以Maxplus II为开发工具,以VHDL为硬件描述语言,实现了交通灯各状态间的转换及定时、显示等功能。  相似文献   

7.
曼彻斯特码是一种性能良好的数字基带信号传输码,在工作原理的基础上,运用FPGA技术,利用VHDL设计完成曼彻斯特编解码器并用软件MAX+plusⅡ进行仿真,仿真结果与理论分析一致。  相似文献   

8.
系统以FPGA为核心,辅以必要的模拟电路,构成了多波形发生器。采用QuartusⅡ平台,VHDL语言实现编程。它可以输出频率可调的正弦波、三角波、方波和两获三种波形的线性组合。该波形电路简单,有较高的实用性和可靠性。  相似文献   

9.
彭勇  向云南 《今日科苑》2009,(14):291-292
本设计介绍了一种采用硬件描述语言描述并用FPGA实现LED拼图玩具控制软件及智能判断部分的设计方法。本设计结合了LED动态显示、无线通信、红外通信等相关知识,运用VHDL语言描述了一个具有智能型、趣味性和智力开发性的LED拼图玩具。设计平台为Altera公司的QuartusII5.0软件,采用Altera公司的Cyclone系列FPGA实现。本设计中的无线发射与接收部分采用集成模块来实现,以此来简化设计。本文详细介绍了LED拼图玩具的设计过程,包括同步信息、无线串行发射与接收、同步时钟、地址信息、抗干扰能力、系统自动清零设计、红外数据传输、自主判断、随机等式部分的设计与实现。对深入研究电子玩具具有重大的意义。  相似文献   

10.
应用两种方法实现数字调制器。一种用DSP Builder构建模型然后转换为VHDL语言,另一种直接用VHDL语言编程实现。通过比较两种方法,得出结论:DSP Builder方法比较简单,不需要复杂的编程,但占用的资源比较多;VHDL方法编程比较难,但实现简单功能时占用资源少。  相似文献   

11.
本文主要依靠FPGA平台利用VHDL语言设计数字通信系统的编译码系统.通过在QuartusⅡ7.2上用软件编程实现汉明码编译码、DPSK调制解调等功能,并进行时序仿真验证其逻辑功能,充分体现了FPGA开发周期短、程序修改更新方便和自上而下设计流程等优势,对于其他同类型的设计开发具有指导意义.  相似文献   

12.
在FPGA硬件神经网络设计中激活函数的实现和数据表示方式是两个难点。本文提出了用非线性函数和21位定点法相结合来实现激活函数的逼近算法,采用源码定点表示法实现数据的硬件表示,明显减少了FPGA的资源占用,降低了激活函数逼近算法的复杂性和实现难度,最后,给出实际FPGA硬件神经网络设计实例并进行了仿真验证。  相似文献   

13.
吴金 《内江科技》2011,32(2):147-148
本文着重介绍了利用VHDL语言,通过对FPGA编程,生成初始密码锁存电路,输入密码锁存电路,密码显示电路。比较电路,计数电路,使它们完全集成在一片FPGA上。  相似文献   

14.
FPGA的UART设计和实现   总被引:1,自引:0,他引:1  
在工程中需要进行FPGA与上位机的通信,根据现场情况选择了UART的RS-232C接口标准规范和总线标准规范进行驱动设计.驱动主要是针对近距离串口通信设计,采用了异步通信协议,同时利用FCS校验来保证通信数据的完整性和准确性.程序采用VHDL硬件语言进行编写.通过长时间测试,运行稳定可靠,并且能够提供一定的抗干扰能力.驱动的实现为FPGA与上位机的通信提供了一种可靠的方式,具有较强的实用意义.  相似文献   

15.
本文对16QAM调制系统的VHDL设计与仿真进行了讨论和研究。首先对16QAM调制原理进行了阐述,建立了16QAM调制系统的数学模型。然后通过分析提出了基于FPGA的16QAM调制系统的设计方案。最后编写VHDL语言代码实现了算法仿真。  相似文献   

16.
针对航空测试中常用的PCM数据流,提出一种双通道PCM解调器设计。系统以FPGA为控制器,实现两路PCM数据流的实时解析。PCM解码过程中进行,帧同步和位同步的检测,帧和位都同步则此帧数据有效。解析出一帧完整数据后通过USB发送给终端。  相似文献   

17.
本文设计了一种基于FPGA的数据遗弃式双口RAM,并介绍了其在高速数据采样中的应用。这种双口RAM有存储量不大、数据存储快等优点,更重要的是其存储的数据始终是系统最新时间片的数据。然后结合AD转换芯片AD976A构建一种高速数据采样系统,实现系统的快速采样。  相似文献   

18.
本文研究了数字锁相环的工作原理和基于FPGA的设计方法,采用了同步状态机简化了编程和逻辑运算,利用Verilog语言进行了建模与描述,运用ModelSim进行时序仿真并下载到了目标芯片。  相似文献   

19.
本文介绍了全数字TDC(时间数字转换)的FPGA实现的设计方法。本设计和集成电路工艺无关,可以方便地移植到其他系统中,在Altera公司的MAX7000芯片上的实验表明,时间分辨率可达3.5ns,这里介绍其实现的原理和设计方法,并通过了时序仿真和硬件测试。  相似文献   

20.
本文设计实现了一种用于测量基带传输信道的误码仪,阐述了主要模块的工作原理,提出了一种新的积分鉴相同步时钟提取的实现方法,此方法能够提高同步时钟的准确度,从而提高误码测量精度。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号