共查询到20条相似文献,搜索用时 0 毫秒
1.
本文采用自顶向下的数字系统设计方法,将数字密码控制系统分解为若干子系统及模块,运用硬件描述语言VHDL来编程设计并仿真实现。仿真结果表明:该系统能够校验3位十进制数密码,且可以预置密码,显示输入密码,具有输入错误指示,解码有效指示等相应的状态指示。该设计体积小,功耗低,操作简单,不怕掉电,维护和升级都十分方便,具有较好的应用前景。 相似文献
2.
本文利用VHDL设计了一个基于CPLD的角度控制系统.利用步进电机作为执行元件,当步进驱动器接收到一个脉冲信号,它就驱动步进电机按设定的方向转动一个固定的角度,则可以通过控制脉冲个数来控制角位移量,从而达到准确定位的目的.实验结果表明.该控制系统简单方便. 相似文献
3.
主要介绍VHDL和Verilog HDL两种硬件描述语言发展、特点及其这两种语言的异同,并就用VHDL/Verilog HDL语言开发PLD/FPGA的各个流程进行了阐述。 相似文献
4.
5.
6.
本文介绍了以EDA设计软件MAX PLUSII为基础,利用VHDL语言设计一个CRC(7,3)码编码器的基本方法,所设计的编码器可将任意3位信息位转换为7位CRC码,并给出了该编码器在MAX PLUSII软件平台下的仿真结果及所生成的可共享的CRC编码模块。 相似文献
7.
在了解电火花线切割加工原理、比较现有的电火花线切割放电间隙状态的检测方法的基础上,设计了以VHDL硬件描述语言为核心的CPLD硬件实时检测电路,以提高电火花线切割加工的稳定性和加工质量。 相似文献
8.
随着电子技术的发展,具有防盗功能的电子密码锁代替密码量少、安全性差的机械式密码锁已是必然趋势。本设计阐述了一种基于VHDL的数字式电子密码锁的原理和方法,所用EDA开发工具为FPGA,仿真工具是MAXPLUSⅡ。该密码锁具有高安全性、低成本、低功耗、操作简单等特点。 相似文献
9.
基于FPGA的数字秒表的VHDL设计 总被引:2,自引:0,他引:2
文章介绍了用于体育比赛的数字秒表的VHDL设计,并基于FPGA在MAXPLUS2软件下,采用ALTRA公司FLEX10K系列的EPF10K10LC84-4芯片进行了计算机仿真. 相似文献
10.
本设计中选用目前较为广泛的VHDL硬件描述语言,实现路口交通灯系统的控制器的硬件电路描述,在XILINX公司的集成软件平台ISE8.1i环境下通过了编译,仿真,并下栽到Spartan2E xc2s50 tq144芯片上进行验证,实现了交通灯设计要求的控制过程!结合交通灯控制器的设计过程,介绍了硬件描述语言VHDL硬件语言的结构模型和设计流程,说明了VHDL设计的优点及在数字系统设计中的重要地住和作用。利用CPLD可嫡程器件的可重复嫡程和在动态系统重构的特性,大大地提高数字系统设计的灵活性和通用性。 相似文献
11.
本设计中选用目前较为广泛的VHDL硬件描述语言,实现路口交通灯系统的控制器的硬件电路描述,在XILINX公司的集成软件平台ISE8.1i环境下通过了编译,仿真,并下载到Spartan2E xc2s50 tq144芯片上进行验证,实现了交通灯设计要求的控制过程!结合交通灯控制器的设计过程,介绍了硬件描述语言VHDL硬件语言的结构模型和设计流程,说明了VHDL设计的优点及在数字系统设计中的重要地位和作用。利用CPLD可编程器件的可重复编程和在动态系统重构的特性,大大地提高数字系统设计的灵活性和通用性。 相似文献
12.
针对复杂大规模可编程器件的特点,提出了一种新的数字频率计的实现方法。在MAXPLUSII开发软件环境下,采用硬件编程语言VHDL,实现了数字频率计的设计。经过仿真,并下载验证,能够实现测频功能。 相似文献
13.
本文着重介绍了利用VHDL语言,通过对FPGA编程,生成初始密码锁存电路,输入密码锁存电路,密码显示电路。比较电路,计数电路,使它们完全集成在一片FPGA上。 相似文献
14.
本文在分析DES密算法原理的基础之上,阐述了一种基于VHDL语言的DES加密算法的IP-CORE实现方法该系统采用流水线技术与模块化设计,具有资源占用较少,处理速度适中.稳定性、重用性较好等优点 相似文献
15.
基于强大的EDA技术的支持,以VHDL为主要设计手段,充分开发利用CPLD芯片丰富而灵活的逻辑资源,成为当前数字系统设计的主要发展方向.介绍了VHDL语言及其特点,MAX+PLUS2Ⅱ开发软件的使用. 相似文献
16.
17.
18.
19.
20.
介绍了“基于VHDL的ASIC芯片开发平台的研制”的研制背景意义说明了该项目的成果“ASIC (VHDL)应用开发系统”所具备的功能及特点,还总结了项目研制过程中的技术考虑。 相似文献