共查询到20条相似文献,搜索用时 15 毫秒
1.
通过对计数器和钟控传输门绝热逻辑(clocked transmission gate adiabatic logic,CTGAL)电路工作原理及结构的研究,提出了基于CTGAL电路的四/八/十六进制可变计数器设计方案,与传统CMOS电路实现的四/八/十六进制计数器相比,在相同工作频率下,平均节省能耗约87%。HSPICE模拟结果表明了所设计的电路具有正确的逻辑功能和显著的低功耗特性。 相似文献
2.
“数字钟的设计”是高职院校乃至本科院校《数字电子技术》课程设计中的一个重要设计项目,设计方法有许多种,但作为课程设计通常采用中规模集成电路设计组成数字钟,其中带显示的计数器设计是一个重要模块.集成计数器芯片常见的多为十进制计数器和四位二进制计数器,每一种集成计数器的功能和使用方法都不尽相同,本文对比分析了几种不同的中规模集成计数器芯片设计N进制计数器的方案,从而扎实掌握计数器的应用,切实符合数字系统设计要求. 相似文献
3.
根据超声波在空气中较好的反射特性,采用74LS系列的集成芯片和超声波发射、接收传感器,设计出超声波测距系统.该系统主要由超声波发射.接收电路、发大电路、滤波整形电路、显示电路组成.此种设计不亚于应用单片机技术,测量误差可控制在2%以内,而且仪器设备简单、实现更容易. 相似文献
4.
CT74LS290是一种典型的集成异步计数器,从它的结构和功能出发,对其在构成任意进制计数器、分频器和数字钟几方面的应用进行了简要分析。 相似文献
5.
6.
分析了自启动移位型计数器的传统最简设计和多码状态分配设计,给出了由JK触发器构成的环形计数器、含全零格环形计数器、扭环形计数器及2n-1计数器的设计通式,并对各种设计方法进行了比较。 相似文献
7.
根据JK触发器的功能,通过观察和分析同步十进制加法驻地数器的输出波形,找出各JK触发器的连接方式,从而完成同步十进制加法计数器的设计。 相似文献
8.
9.
10.
本文主要通过对中规模集成电路74LS138的工作原理介绍,根据它的真值表得出74LS138的输出表述式,从中可以看出译码器74LS138是一个完全译码器,涵盖了所有三变量输入的最小项,这个特性正是它组成任意一个组合逻辑电路的基础.然后举了两个实际例子说明74LS138能组成任意一个组合逻辑电路,也用计算机仿真实验证明了这一点;同时简单介绍了74LS138的另一典型应用--可以组成数据分配器. 相似文献
11.
12.
在实际应用中,通常采用直接清0法,将已有的计数器构成所需的N进制计数器。但采用直接清0法构成所需的N进制计数器时,存在过渡状态、复位不可靠或计数显示不完整等问题。文章基于Multisim9对用已有计数器采用直接清0法构成所需的N进制计数器时存在的问题进行分析,进一步研究解决的方法。 相似文献
13.
14.
15.
近些年,高层建筑的桩基础已逐渐向大直径、高承载力、施工速度快等方向发展,涌现出了许多新的桩型,LS桩即是其中比较有代表性的一种。本文将通过工程实例对该种桩型进行介绍。 相似文献
16.
17.
用传统时序逻辑电路设计方法,可实现利用D触发器对2N进制循环码产生电路的设计但设计过程较繁琐,容易出错,针对上述问题提出了一种利用D触发器设计2N进制循环码产生电路的简单方法。 相似文献
18.
基于FPGA实现的任意波形发生器的设计与研究 总被引:1,自引:0,他引:1
文章设计的任意波形发生器是以Altera公司的FPGA芯片为核心,运用QuartusⅡ开发工具和Verilog—HDL语言,采用DDS技术而设计的。具有操作简单、集成度高的特点且频率和相位可调。 相似文献
19.
从同步时序电路的逻辑功能入手,介绍了基于单边沿触发器的双边沿同步计数器设计方法,以8进制计数器的设计为例验证了设计的正确性。 相似文献
20.
介绍了预应力锚索孔口的动态三维任意点的准确测定在法汤二级专用线工程中的应用,重点介绍了在地形复杂、陡峭的情况下锚索孔口的测定,具有一定的参考价值。 相似文献