首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   461篇
  免费   0篇
  国内免费   12篇
教育   277篇
科学研究   164篇
体育   3篇
综合类   27篇
信息传播   2篇
  2022年   1篇
  2021年   2篇
  2020年   4篇
  2019年   2篇
  2018年   1篇
  2017年   1篇
  2016年   1篇
  2015年   8篇
  2014年   27篇
  2013年   27篇
  2012年   28篇
  2011年   52篇
  2010年   83篇
  2009年   58篇
  2008年   63篇
  2007年   42篇
  2006年   32篇
  2005年   18篇
  2004年   8篇
  2003年   8篇
  2002年   4篇
  2001年   1篇
  2000年   2篇
排序方式: 共有473条查询结果,搜索用时 31 毫秒
151.
提出了一种基于FPGA的误码检测方案,并在FPGA上实现了其功能。该方案不仅提出了锁相环法提取同步信号方法,还纳入了“同步保护”的思想。  相似文献   
152.
研究了FPGA中超前进位链和快速进位链的设计与实现,利用仿真结果比较了两者性能,介绍了FPGA快速进位链的设计思想并给出了具体设计。  相似文献   
153.
本文应用FPGA产生所需的PWM方波,以电流的阶梯状增减,实现对H桥型二相电机的独立细分驱动,细分数可由开关设定,细分数最大可达40细分,并能根据实际力矩进行校正驱动信号。  相似文献   
154.
Reconfiguration is the key to produce an applicable ternary optical computer (TOC). The method to implement the reconfiguration function determines whether a TOC can step into applied fields or not. In this work, a design of the reconfiguration circuit based on field programmable gates array (FPGA) is proposed, and the structure of the entire hardware system is discussed.  相似文献   
155.
根据UPS原理,制作基于FPGA和单片机的24 V交流单相在线式UPS电源。系统主要由整流模块、蓄电池充电模块和逆变模块组成,以单片机和FPGA为核心,进行数据采样,控制输出SPWM波和反应动作控制,并具有过流保护、低压保护、电池电量检测等功能。电路总体结构简单,系统可靠性高,实用性强,能很好地实现持续供电功能,适用于中小型功率电路。  相似文献   
156.
根据直接数字频率合成技术,以FPGA为核心,设计了一种便携式多功能信号发生器,可产生正弦波、方波、三角波、锯齿波等信号。通过仿真及硬件实验表明,该信号发生器具有信号频率误差小、分辨率高、体积小、质量轻等优点。  相似文献   
157.
介绍采用FPGA(现场可编程逻辑阵列)为数据处理和控制核心的新型数字音响均衡器的设计原理和实现方法.所设计的均衡器能在不同的环境下实现稳定、高效的幅频均衡,采用全数字的均衡方法,均衡精度较高,有较高的实用价值.  相似文献   
158.
本文提出了适用于液流电池的电池管理系统的整体设计方案。给出了基于FPGA设计的四通道电压同步采集电路、温度采集电路、通信电路及控制接口的设计方法。该系统能够实现单体电池电压、总电压、电流、温度的检测,具有绝缘检测、故障保护、通信等功能。  相似文献   
159.
为了解决传统的多比特数字方法在实现人工神经网络时所存在的硬件规模过于庞大的问题,提出了一种基于总和增量(ΣΔ)调制的比特流人工神经网络硬件实现方法.在FPGA中实现了比特流加法器、乘法器、阈值函数单元和全数字ΣΔ调制器,并采用这些比特流运算单元构建了比特流人工神经元.用实现逻辑函数功能和线性分类器的方法验证了比特流人工神经元的功能.基于比特流人工神经元的带预处理结构的比特流感知器被证明具有非线性分类的能力.比特流人工神经元实现所使用的FPGA资源表明比特流人工神经网络硬件实现技术可以显著地减少人工神经网络对硬件资源的需求.  相似文献   
160.
利用嵌入式技术,使用FPGA实现了多路全双工串口.该系统在接收端和发送端前都加一个具有8个缓冲单元的FIFO,实现内部模块时钟与串口速率匹配,同时,发送波特率和接收波特率等参数能够根据需要来进行相应的配置,并在Altera公司的CycloneⅢ系列FPGA硬件平台进行验证实验结果,该设计完全符合串口通信标准.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号