首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   6篇
  免费   0篇
教育   5篇
综合类   1篇
  2012年   2篇
  2009年   2篇
  2008年   1篇
  2006年   1篇
排序方式: 共有6条查询结果,搜索用时 0 毫秒
1
1.
基于FPGA的洗衣机控制器设计与实验教学   总被引:1,自引:0,他引:1  
司孝平  赵严峰 《天中学刊》2006,21(2):103-105
以一种洗衣机控制器为例,阐述了FPGA的设计流程.用ModelSim6.0对控制器的verilogHDL代码进行了前后仿真,并在伟福EDA6000仿真系统实验仪上实现了此控制器.  相似文献   
2.
IEEE Std 1800-2500 System Verilog作为一种工业标准硬件设计和验证语言,具有能够把RTL设计、测试平台、断言和覆盖率全面综合在一起的优点。而基于System Verilog的VMM(verification methodology man-ual)验证方法学能够在此基础上获得更多的重用扩展性、更全面的功能覆盖率,以及更合理的层次化验证结构。本文主要提出了一种基于VMM验证方法学的验证环境,通过验证一个多媒体数字视频芯片中视频格式转换功能模块,简称FCU(Fomat Convert Unit)模块,证明了VMM验证方法学的重用性、扩展、自动检查、层次化结构的特点。  相似文献   
3.
针对某数字频率计的设计要求,利用“自顶向下”的设计方法,采用Verilog硬件描述语言和原理图描述相结合的方式,对系统进行了设计,并在QuartusⅡ软件环境下对设计项目进行了编译和时序仿真.仿真表明,设计能根据输入信号频率进行量程自适应调整,给出测量结果并进行正确显示.  相似文献   
4.
针对硬件逻辑设计中存在开发和方针困难等问题,提出了基于Linux系统下,利用iverilog和GTKwave开发工具实现硬件逻辑设计,并采用verilog硬件语言进行逻辑程序设计,利用iverilog提供命令行的编译模式和文本界面的输出及通过VCD格式文件在图形化的窗口中进行波形仿真。在硬件逻辑设计中,对于verilog HDL描述的逻辑功能模块和验证采用此方案,使用起来非常方便,直观,并通过实例进行了验证说明。  相似文献   
5.
IEEE Std 1800-2500 System Verilog作为一种工业标准硬件设计和验证语言,具有能够把RTL设计、测试平台、断言和覆盖率全面综合在一起的优点。而基于System Verilog的VMM(verification methodology man-ual)验证方法学能够在此基础上获得更多的重用扩展性、更全面的功能覆盖率,以及更合理的层次化验证结构。本文主要提出了一种基于VMM验证方法学的验证环境,通过验证一个多媒体数字视频芯片中视频格式转换功能模块,简称FCU(Fomat Convert Unit)模块,证明了VMM验证方法学的重用性、扩展、自动检查、层次化结构的特点。  相似文献   
6.
钱莹晶 《考试周刊》2009,(13):221-222
本文从分析电气信息类专业数字电子技术及其实验教学现状出发,根据数字集成电路设计领域发展趋势和工程实践要求,介绍了硬件描述语言在数字集成电路设计中的应用,并通过两个设计实例进一步说明了其分类、特点和差异。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号