一种用于锁相环的环形压控振荡器设计 |
| |
作者姓名: | 马龙 |
| |
作者单位: | 上海交通大学微电子学院,上海,200020 |
| |
摘 要: | 本文系统论述了CMOS工艺的环形压控振荡器的理论和实现,并且深入浅出的研究和讨论了压控振荡器设计过程中的许多关键技术.另外,本文采用SHICO.18um的CMOS工艺成功实现含有4级延迟单元,每级采用差分结构的环形压控振荡器,设计了一个新型自动开关校正可选负载的多通路延迟单元,很好地纠正了工艺温度波动下频率偏移.同时应用修正的DaiLiang噪声模型对该振荡器相位噪声进行估算,采用Cadence的SpectreRF软件仿真电路的性能,保证其满足实际的工程要求.其主要的性能指标为:电源电压1.8v,频率调谐范围470MHz~1.5GHz,FOM(Figure of Herit)约为-166.6dBc/Hz,功耗为1.44mw~6.48mw.
|
关 键 词: | 压控振荡器 锁相环 环形压控振荡器 延迟单元 相位噪声 |
本文献已被 CNKI 万方数据 等数据库收录! |
|