20Gbit/s低功耗0.18μm CMOS1:2分接器 |
| |
作者姓名: | 邵婉新 冯军 蒋俊洁 章丽 李伟 |
| |
作者单位: | 邵婉新(东南大学射频与光电集成电路研究所,南京,210096);冯军(东南大学射频与光电集成电路研究所,南京,210096);蒋俊洁(东南大学射频与光电集成电路研究所,南京,210096);章丽(东南大学射频与光电集成电路研究所,南京,210096);李伟(东南大学射频与光电集成电路研究所,南京,210096) |
| |
摘 要: | 采用TSMC 0.18 μm CMOS 工艺实现了一个20 Gbit/s 1∶2分接器,分接器由主从从、主从D触发器和数据输出缓冲组成.D触发器单元采用动态负载结构,其偏置晶体管采用单时钟输入的共栅结构.动态负载结构的触发器工作速度更快因为它减小了输出点的冲放电时间,而且由于工作时电流处于开关模式,其功耗更低.另外,触发器中采用交叉耦合的正反馈三极管对,加快了整个电路的速度.通过在片晶圆测试,该芯片在输入20 Gbit/s、长度为223-1的伪随机码时工作良好.功耗仅为108 mW,芯片面积为475 μm×578 μm.
|
关 键 词: | 分接器 动态负载 低功耗 高速度 |
收稿时间: | 2006-08-25 |
修稿时间: | 2006-08-25 |
|
|