基于VHDL之CPU设计与实践 |
| |
引用本文: | 徐爱萍,张玉萍,涂国庆. 基于VHDL之CPU设计与实践[J]. 实验室研究与探索, 2014, 0(5): 120-124 |
| |
作者姓名: | 徐爱萍 张玉萍 涂国庆 |
| |
作者单位: | 武汉大学计算机学院; |
| |
基金项目: | 武汉大学计算机学院教学实践改革项目 |
| |
摘 要: | 随着大规模可编程逻辑器件的发展,EDA技术已成为硬件系统电路设计的重要手段。基于EDA技术的计算机组成原理整机实习通常在Quartus II仿真平台上实现。早期均采用Block Diagram的设计方式,虽然设计过程直观,但仿真调试困难,难以完全调试成功。本文研究了基于VHDL的灵活方便的CPU设计过程,该设计由取指、指令译码、指令执行、存储器接口、通用寄存器组和寄存器输出六个组成部分,最后通过调试软件直接观察寄存器的值来验证了设计的准确性。本研究方法对改革该课程的整机实习,发挥学生的主动能动性,提高学生的自主创造能力具有很好的指导意义和实际参考价值。
|
关 键 词: | 计算机组成原理 CPU设计 整机实习 VHDL |
The CPU Design and Practice Based on VHDL |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 CNKI 等数据库收录! |
|