首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于CPLD/FPGA的同步异步转换实验设计
引用本文:田小芳,熊超,陆起涌.基于CPLD/FPGA的同步异步转换实验设计[J].实验室研究与探索,2005,24(8):50-52,78.
作者姓名:田小芳  熊超  陆起涌
作者单位:复旦大学,电子工程系,上海,200433
摘    要:现代通信技术的发展随着ASIC的应用进入了一个新的阶段,也需要学生更全面地掌握ASIC技术。在解析串行RS232同步和异步通信协议的基础上,提出了在CPLD/FPGA上设计同步异步转换实验的方法和过程。在XILINX公司的XC95144芯片上进行了硬件仿真和运行,并给出了部分源代码和仿真测试结果。

关 键 词:串行通信  同步异步转换  可编程控制器/现场可编程门阵列  极高速集成电路硬件描述语言
文章编号:1006-7167(2005)00-0050-04
收稿时间:2004-04-31
修稿时间:2004-04-31

Experiment Design of a Synchronous to Asynchronous Converter based on CPLD/FPGA
TIAN Xiao-fang,XIONG Chao,LU Qi-yong.Experiment Design of a Synchronous to Asynchronous Converter based on CPLD/FPGA[J].Laboratory Research and Exploration,2005,24(8):50-52,78.
Authors:TIAN Xiao-fang  XIONG Chao  LU Qi-yong
Abstract:Synchronous and asynchronous communication protocol are analyzed, based on which an experimental design of synchronous to asynchronous converter was developed. The design is simulated and run on XILINX XC95144. A part of the codes and the result of simulation were given in the paper.
Keywords:serial communication  synchronous to asynchronous converter  CPLD/FPGA  VHDL
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号