首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于IEEE754浮点数的快速反码加法器设计
引用本文:李澄举.基于IEEE754浮点数的快速反码加法器设计[J].嘉应学院学报,2007,25(6):83-87.
作者姓名:李澄举
作者单位:嘉应学院,计算机科学与技术系,广东,梅州,514015
摘    要:由于IEEE754标准的浮点数在计算机中是以原码的格式存储的,为了将浮点运算的结果转换成原码,最快的方法是使用反码运算系统。试应用超前进位和反码运算系统原理设计了单精度浮点数的快速的阶码减法器和尾数加法器/减法器。

关 键 词:浮点数  加法器  反码  超前进位
文章编号:1006-642X(2007)06-0083-05
修稿时间:2007年3月8日

The Design of Fast 1 's-complement Adder Base on IEEE754 Standard Floating-point Number
LI Cheng-ju.The Design of Fast 1 ''''s-complement Adder Base on IEEE754 Standard Floating-point Number[J].Journal of Jiaying University,2007,25(6):83-87.
Authors:LI Cheng-ju
Abstract:Because the floating-point number of standard IEEE754 is stored and calculated as the format of sign and magnitude in modern computer system,applying 1 's complement arithmetic system is the fastest method to transform floating-point calculation result to sign and magnitude.This fast exponential subtracter of single precision floating-point number and mantissa adder/subtracter is designed based on the look-a- head carry theory and 1's complement arithmetic system that this article applied accordingly.
Keywords:floating-point number  adder  1's-complement  carry-lookahead  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号