AES-128算法的FPGA优化实现 |
| |
作者姓名: | 何清平 冯锦澎 许百如 |
| |
作者单位: | 广州大学物理与电子工程学院; |
| |
摘 要: | 针对FPGA的器件资源特点,对AES-128算法进行优化:包括调整轮操作迭代结构获得并行数据路径、用移位寄存器实现ShiftRows运算、用配置Block RAMs实现SubBytes运算、用异或运算和移位运算的资源共享方式实现MixColumns和InvMixColumns运算。最后设计了密钥扩展单元和加/解密单元的FPGA优化实现结构,给出AES-128综合仿真结果。
|
关 键 词: | 密码体制 信息安全 AES FPGA |
本文献已被 CNKI 等数据库收录! |
|